文献
J-GLOBAL ID:201602286993653121
整理番号:16A0729223
非対称3Dネットワークオンチップのための設計空間探索のためのシミュレーション環境【Powered by NICT】
A simulation environment for design space exploration for asymmetric 3D-Network-on-Chip
著者 (5件):
Joseph Jan Moritz
(Otto-von-Guericke-Universitaet Magdeburg, Institut fuer Informations- und Kommunikationstechnik, 39106, Germany)
,
Wrieden Sven
(Universitaet zu Luebeck, Institut fuer Technische Informatik, 23562, Germany)
,
Blochwitz Christopher
(Universitaet zu Luebeck, Institut fuer Technische Informatik, 23562, Germany)
,
Garcia-Oritz Alberto
(University of Bremen, Institute of Electrodynamics and Microelectronics, 28359, Germany)
,
Pionteck Thilo
(Otto-von-Guericke-Universitaet Magdeburg, Institut fuer Informations- und Kommunikationstechnik, 39106, Germany)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2016
号:
ReCoSoC
ページ:
1-8
発行年:
2016年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)