文献
J-GLOBAL ID:201602287509610316
整理番号:16A0392789
XバンドFMCWレーダ用の65nm CMOSによる940MHz帯域幅28.8μs周期8.9GHzチャープ周波数シンセサイザPLL
A 940MHz-Bandwidth 28.8μs-Period 8.9GHz Chirp Frequency Synthesizer PLL in 65nm CMOS for X-Band FMCW Radar Applications
著者 (6件):
YEO Hwanseok
(Seoul National Univ., Seoul, KOR)
,
YEO Hwanseok
(Samsung Semiconductor, Hwaseong, KOR)
,
RYU Sigang
(Seoul National Univ., Seoul, KOR)
,
LEE Yoontaek
(Seoul National Univ., Seoul, KOR)
,
SON Seuk
(Seoul National Univ., Seoul, KOR)
,
KIM Jaeha
(Seoul National Univ., Seoul, KOR)
資料名:
Digest of Technical Papers. IEEE International Solid-State Circuits Conference
(Digest of Technical Papers. IEEE International Solid-State Circuits Conference)
巻:
2016
ページ:
238-239,239(1)
発行年:
2016年
JST資料番号:
D0753A
ISSN:
0193-6530
資料種別:
会議録 (C)
記事区分:
短報
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)