文献
J-GLOBAL ID:201702212319265509
整理番号:17A1554231
時間領域アナログとディジタル混合信号処理による深層学習とCMOS技術のための神経形態形成チップの最適化【Powered by NICT】
A Neuromorphic Chip Optimized for Deep Learning and CMOS Technology With Time-Domain Analog and Digital Mixed-Signal Processing
著者 (4件):
Miyashita Daisuke
(Toshiba Corp., Kawasaki, Japan)
,
Kousai Shouhei
(Toshiba Corp., Kawasaki, Japan)
,
Suzuki Tomoya
(Toshiba Corp., Kawasaki, Japan)
,
Deguchi Jun
(Toshiba Corp., Kawasaki, Japan)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
52
号:
10
ページ:
2679-2689
発行年:
2017年
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)