文献
J-GLOBAL ID:201702213973947196
整理番号:17A0316935
新しいハードウェアフレンドリな三元演算子によるチェック三元巡回冗長【Powered by NICT】
Ternary cyclic redundancy check by a new hardware-friendly ternary operator
著者 (4件):
Sam Daliri Mahya
(Faculty of Electrical and Computer Engineering, Shahid Beheshti University, G.C., Tehran, Iran)
,
Faghih Mirzaee Reza
(Department of Computer Engineering, Shahr-e-Qods Branch, Islamic Azad University, Tehran, Iran)
,
Navi Keivan
(Faculty of Electrical and Computer Engineering, Shahid Beheshti University, G.C., Tehran, Iran)
,
Bagherzadeh Nader
(Department of Electrical Engineering and Computer Science, University of California, Irvine, USA)
資料名:
Microelectronics Journal
(Microelectronics Journal)
巻:
54
ページ:
126-137
発行年:
2016年
JST資料番号:
A0186A
ISSN:
0026-2692
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
イギリス (GBR)
言語:
英語 (EN)