文献
J-GLOBAL ID:201702214969927796
整理番号:17A0223306
65nmのSOTB CMOS技術におけるきめの細かいボディバイアスを用いる電力の再構成可能なFPGAの低いオーバヘッドの設計
Low Overhead Design of Power Reconfigurable FPGA with Fine-Grained Body Biasing on 65-nm SOTB CMOS Technology
著者 (2件):
HIOKI Masakazu
(Nanoelectronics Research Institute, National Institute of Advanced Industrial Science and Technology (AIST))
,
KOIKE Hanpei
(Nanoelectronics Research Institute, National Institute of Advanced Industrial Science and Technology (AIST))
資料名:
IEICE Transactions on Information and Systems (Web)
(IEICE Transactions on Information and Systems (Web))
巻:
E99.D
号:
12
ページ:
3082-3089(J-STAGE)
発行年:
2016年
JST資料番号:
U0469A
ISSN:
1745-1361
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)