文献
J-GLOBAL ID:201702222160674563
整理番号:17A1646161
誤トリガ保護を用いた高阻止電圧ESDタイマクランプ【Powered by NICT】
High blocking voltage ESD timer clamp with mis-trigger protection
著者 (4件):
Luo Sirui
(Analog Devices Inc., 804 Woburn St, MS-613, Wilmington, MA 01887 USA)
,
Parthasarathy Srivatsan
(Analog Devices Inc., 804 Woburn St, MS-613, Wilmington, MA 01887 USA)
,
Salcedo Javier A.
(Analog Devices Inc., 804 Woburn St, MS-613, Wilmington, MA 01887 USA)
,
Hajjar Jean-Jacques
(Analog Devices Inc., 804 Woburn St, MS-613, Wilmington, MA 01887 USA)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2017
号:
EOS/ESD
ページ:
1-5
発行年:
2017年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)