文献
J-GLOBAL ID:201702230230339551
整理番号:17A0024136
FPGAに実装された自然対数と分裂浮動小数点高スループットコプロセッサ【Powered by NICT】
Natural logarithm and division floating-point high throughput co-processor implemented in FPGA
著者 (1件):
Malik Peter
(Institute of Informatics, Slovak Academy of Sciences, Dubravska cesta 9, 845 07 Bratislava, Slovak Republic)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2016
号:
NORCAS
ページ:
1-6
発行年:
2016年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)