文献
J-GLOBAL ID:201702239276062498
整理番号:17A0797178
マルチバンクメモリを用いた粗粒度再構成可能アーキテクチャのための結合ループマッピングとデータ配置【Powered by NICT】
Joint loop mapping and data placement for coarse-grained reconfigurable architecture with multi-bank memory
著者 (5件):
Yin Shouyi
(Institute of Microelectronics, Tsinghua University, Beijing 100084, China)
,
Xianqing Yao
(Institute of Microelectronics, Tsinghua University, Beijing 100084, China)
,
Tianyi Lu
(Institute of Microelectronics, Tsinghua University, Beijing 100084, China)
,
Liu Leibo
(Institute of Microelectronics, Tsinghua University, Beijing 100084, China)
,
Wei Shaojun
(Institute of Microelectronics, Tsinghua University, Beijing 100084, China)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2016
号:
ICCAD
ページ:
1-8
発行年:
2016年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)