文献
J-GLOBAL ID:201702242149183138
整理番号:17A1169094
非キャッシュコヒーレントメニーコアアーキテクチャ上での片側通信と同期の探索【Powered by NICT】
Exploring one-sided communication and synchronization on a non-cache-coherent many-core architecture
著者 (2件):
Christgau Steffen
(Institute for Computer Science, University of Potsdam, August-Bebel-Strasse 89, Potsdam, 14482, Germany)
,
Schnor Bettina
(Institute for Computer Science, University of Potsdam, August-Bebel-Strasse 89, Potsdam, 14482, Germany)
資料名:
Concurrency and Computation: Practice & Experience
(Concurrency and Computation: Practice & Experience)
巻:
29
号:
15
ページ:
ROMBUNNO.4113
発行年:
2017年
JST資料番号:
W2542A
ISSN:
1532-0626
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)