文献
J-GLOBAL ID:201702246674012119
整理番号:17A0417659
ディジタル増幅器技術を用いた28nm CMOSによる28.7A,0.7V,12ビット160MS/s12.8fJ/conv段階パイプラインSARA DC【Powered by NICT】
28.7 A 0.7V 12b 160MS/s 12.8fJ/conv-step pipelined-SAR ADC in 28nm CMOS with digital amplifier technique
著者 (9件):
Yoshioka Kentaro
(Toshiba, Kawasaki, Japan)
,
Sugimoto Tomohiko
(Toshiba, Kawasaki, Japan)
,
Waki Naoya
(Toshiba, Kawasaki, Japan)
,
Kim Sinnyoung
(Toshiba, Kawasaki, Japan)
,
Kurose Daisuke
(Toshiba, Kawasaki, Japan)
,
Ishii Hirotomo
(Toshiba, Kawasaki, Japan)
,
Furuta Masanori
(Toshiba, Kawasaki, Japan)
,
Sai Akihide
(Toshiba, Kawasaki, Japan)
,
Itakura Tetsuro
(Toshiba, Kawasaki, Japan)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2017
号:
ISSCC
ページ:
478-479
発行年:
2017年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)