文献
J-GLOBAL ID:201702250069799125
整理番号:17A1346115
宇宙応用のための安定な,信頼性のある,およびビットインタリービング12T SRAMデバイス回路コデザイン【Powered by NICT】
Stable, Reliable, and Bit-Interleaving 12T SRAM for Space Applications: A Device Circuit Co-Design
著者 (3件):
Yadav Nandakishor
(Nanoscale Devices, VLSI Circuit and System Design Laboratory, Discipline of Electrical Engineering, Indian Institute of Technology Indore, Indore, India)
,
Shah Ambika Prasad
(Nanoscale Devices, VLSI Circuit and System Design Laboratory, Discipline of Electrical Engineering, Indian Institute of Technology Indore, Indore, India)
,
Vishvakarma Santosh Kumar
(Nanoscale Devices, VLSI Circuit and System Design Laboratory, Discipline of Electrical Engineering, Indian Institute of Technology Indore, Indore, India)
資料名:
IEEE Transactions on Semiconductor Manufacturing
(IEEE Transactions on Semiconductor Manufacturing)
巻:
30
号:
3
ページ:
276-284
発行年:
2017年
JST資料番号:
T0521A
ISSN:
0894-6507
CODEN:
ITSMED
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)