文献
J-GLOBAL ID:201702282831267981
整理番号:17A1728310
ステレオビジョンのための実時間低電力FPGAアーキテクチャ【Powered by NICT】
Real-Time Low-Power FPGA Architecture for Stereo Vision
著者 (3件):
Puglia Luca
(D.I., University of Salerno, Fisciano, Italy)
,
Vigliar Mario
(DpControl s.r.l., Nocera Inferiore, Italy)
,
Raiconi Giancarlo
(D.I.E.M., University of Salerno, Fisciano, Italy)
資料名:
IEEE Transactions on Circuits and Systems 2: Express Briefs
(IEEE Transactions on Circuits and Systems 2: Express Briefs)
巻:
64
号:
11
ページ:
1307-1311
発行年:
2017年
JST資料番号:
W0347A
ISSN:
1549-7747
CODEN:
ITCSFK
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)