文献
J-GLOBAL ID:201702283787488844
整理番号:17A1570014
LDPC符号をコードするためのレート互換と高スループットアーキテクチャ【Powered by NICT】
Rate-compatible and high-throughput architecture designs for encoding LDPC codes
著者 (3件):
Talati Nishil
(Andrew & Erna Viterbi Faculty of Electrical Engineering, Technion - Israel Institute of Technology)
,
Wang Zhiying
(Center for Pervasive Communications and Computing, University of California, Irvine)
,
Kvatinsky Shahar
(Andrew & Erna Viterbi Faculty of Electrical Engineering, Technion - Israel Institute of Technology)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2017
号:
ISCAS
ページ:
1-4
発行年:
2017年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)