文献
J-GLOBAL ID:201702291125323862
整理番号:17A1391386
Polysynchronousクロッキング:確率的回路のスキュー耐性の利用【Powered by NICT】
Polysynchronous Clocking: Exploiting the Skew Tolerance of Stochastic Circuits
著者 (4件):
Najafi M. Hassan
(Department of Electrical and Computer Engineering, University of Minnesota, Twin Cities, MN)
,
Lilja David J.
(Department of Electrical and Computer Engineering, University of Minnesota, Twin Cities, MN)
,
Riedel Marc D.
(Department of Electrical and Computer Engineering, University of Minnesota, Twin Cities, MN)
,
Bazargan Kia
(Department of Electrical and Computer Engineering, University of Minnesota, Twin Cities, MN)
資料名:
IEEE Transactions on Computers
(IEEE Transactions on Computers)
巻:
66
号:
10
ページ:
1734-1746
発行年:
2017年
JST資料番号:
C0233A
ISSN:
0018-9340
CODEN:
ICTOB4
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)