文献
J-GLOBAL ID:201802210589528500
整理番号:18A2027355
9スイッチVSIのための一般化2レベルPWMアルゴリズムに基づく電力損失の低減【JST・京大機械翻訳】
Reduction of Power Losses Based on Generalized Two-level PWM Algorithm for a Nine-switch VSI
著者 (2件):
Jarutus Neerakorn
(Student of the Graduate School, Chiang Mai University, Chiang Mai, Thailand)
,
Kumsuwan Yuttana
(Department of Electrical Engineering, Faculty of Engineering, Chiang Mai University, Chiang Mai, Thailand)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2018
号:
IPEC Niigata 2018 -ECCE Asia
ページ:
2121-2128
発行年:
2018年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)