文献
J-GLOBAL ID:201802229192056538
整理番号:18A2040638
Hydra 65nm CMOSにおける実時間エッジを意識した透磁率フィルタリングのための加速器【JST・京大機械翻訳】
Hydra: An Accelerator for Real-Time Edge-Aware Permeability Filtering in 65nm CMOS
著者 (7件):
Eggimann M.
(Integrated Systems Lab IIS, ETH Zurich, Zurich,Switzerland)
,
Gloor C.
(Integrated Systems Lab IIS, ETH Zurich, Zurich,Switzerland)
,
Scheidegger F.
(Integrated Systems Lab IIS, ETH Zurich, Zurich,Switzerland)
,
Cavigelli L.
(Integrated Systems Lab IIS, ETH Zurich, Zurich,Switzerland)
,
Schaffner M.
(Integrated Systems Lab IIS, ETH Zurich, Zurich,Switzerland)
,
Smolic A.
(Trinity College, Dublin,Ireland)
,
Benini L.
(Integrated Systems Lab IIS, ETH Zurich, Zurich,Switzerland)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2018
号:
ISCAS
ページ:
1-5
発行年:
2018年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)