文献
J-GLOBAL ID:201802233295412710
整理番号:18A2040924
非線形関数近似のためのアナログニューロン回路設計の最適化【JST・京大機械翻訳】
Optimizing an Analog Neuron Circuit Design for Nonlinear Function Approximation
著者 (4件):
Neckar Alexander
(Stanford University, Electrical Engineering, Stanford, CA, U.S.A.)
,
Stewart Terrence C.
(University of Waterloo, Centre for Theoretical Neuroscience, Waterloo, ON, Canada)
,
Benjamin Ben V.
(Stanford University, Electrical Engineering, Stanford, CA, U.S.A.)
,
Boahen Kwabena
(Stanford University, Bioengineering and Electrical Engineering, Stanford, CA, U.S.A.)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2018
号:
ISCAS
ページ:
1-5
発行年:
2018年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)