文献
J-GLOBAL ID:201802241026013972
整理番号:18A1806764
28nm CMOSにおけるパス非圧延メッセージパッシングによるマルチGb/sフレームインタリーブLDPC復号器【JST・京大機械翻訳】
A Multi-Gb/s Frame-Interleaved LDPC Decoder With Path-Unrolled Message Passing in 28-nm CMOS
著者 (2件):
Milicevic Mario
(Department of Electrical and Computer Engineering, University of Toronto, Toronto, ON, Canada)
,
Gulak P. Glenn
(Department of Electrical and Computer Engineering, University of Toronto, Toronto, ON, Canada)
資料名:
IEEE Transactions on Very Large Scale Integration (VLSI) Systems
(IEEE Transactions on Very Large Scale Integration (VLSI) Systems)
巻:
26
号:
10
ページ:
1908-1921
発行年:
2018年
JST資料番号:
W0516A
ISSN:
1063-8210
CODEN:
ITCOB4
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)