文献
J-GLOBAL ID:201802252396732501
整理番号:18A0706501
14nmトリゲートCMOSにおける3D積層ダイ応用のための平面磁気コアを持つ3D-TSVベースのオン型ソレノイドインダクタを用いたディジタル制御完全集積電圧調整器【JST・京大機械翻訳】
A Digitally Controlled Fully Integrated Voltage Regulator With 3-D-TSV-Based On-Die Solenoid Inductor With a Planar Magnetic Core for 3-D-Stacked Die Applications in 14-nm Tri-Gate CMOS
著者 (8件):
Krishnamurthy Harish K.
(Circuit Research Laboratory, Intel Labs, Intel Corporation, Hillsboro, OR, USA)
,
Weng Sheldon
(Circuit Research Laboratory, Intel Labs, Intel Corporation, Hillsboro, OR, USA)
,
Mathew George E.
(Circuit Research Laboratory, Intel Labs, Intel Corporation, Hillsboro, OR, USA)
,
Desai Nachiket
(Circuit Research Laboratory, Intel Labs, Intel Corporation, Hillsboro, OR, USA)
,
Saraswat Ruchir
(Circuit Research Laboratory, Intel Labs, Intel Corporation, Hillsboro, OR, USA)
,
Ravichandran Krishnan
(Circuit Research Laboratory, Intel Labs, Intel Corporation, Hillsboro, OR, USA)
,
Tschanz James W.
(Circuit Research Laboratory, Intel Labs, Intel Corporation, Hillsboro, OR, USA)
,
De Vivek
(Circuit Research Laboratory, Intel Labs, Intel Corporation, Hillsboro, OR, USA)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
53
号:
4
ページ:
1038-1048
発行年:
2018年
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)