文献
J-GLOBAL ID:201802254380468361
整理番号:18A0848097
マルチトラック力率補正アーキテクチャ【JST・京大機械翻訳】
Multitrack power factor correction architecture
著者 (3件):
Chen Minjie
(Department of Electrical Engineering and An-dlinger Center for Energy and Environment, Princeton University, Princeton, NJ 08540, USA)
,
Chakraborty Sombuddha
(Kilby Labs, Texas Instruments, Santa Clara, CA 95051, USA)
,
Perreault David J.
(Department of Electrical Engineering and Computer Science, Massachusetts Institute of Technology, Cambridge, MA 02139, USA)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2018
号:
APEC
ページ:
737-745
発行年:
2018年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)