文献
J-GLOBAL ID:201802280664805420
整理番号:18A2029191
高線形動的VTCを用いた2.3mW,950MHz,8ビット完全時間ベースのサブランジングADC【JST・京大機械翻訳】
A 2.3-MW, 950-MHz, 8-Bit Fully-Time-Based Subranging ADC Using Highly-Linear Dynamic VTC
著者 (1件):
Ohhata Kenichi
(Kagoshima University, Department of Electrical and Electronics Engineering, Kagoshima, Japan)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2018
号:
VLSI Circuits
ページ:
95-96
発行年:
2018年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)