文献
J-GLOBAL ID:201802283317479259
整理番号:18A0942131
近閾値CMOS回路の性能評価のための有効駆動電流:回路設計技術へのモデリング【JST・京大機械翻訳】
Effective Drive Current for Near-Threshold CMOS Circuits’ Performance Evaluation: Modeling to Circuit Design Techniques
著者 (3件):
Sharma Arvind
(Department of Electronics and Communication Engineering, IIT Roorkee, Roorkee, India)
,
Alam Naushad
(Department of Electronics Engineering, Zakir Husain College of Engineering and Technology, Aligarh Muslim University, Aligarh, India)
,
Bulusu Anand
(Department of Electronics and Communication Engineering, IIT Roorkee, Roorkee, India)
資料名:
IEEE Transactions on Electron Devices
(IEEE Transactions on Electron Devices)
巻:
65
号:
6
ページ:
2413-2421
発行年:
2018年
JST資料番号:
C0222A
ISSN:
0018-9383
CODEN:
IETDAI
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)