文献
J-GLOBAL ID:201802283810539090
整理番号:18A1146889
0.18μm CMOSにおける73.22dB SNDR可変利得増幅器による-38~57dB 26.6MHz 1.96mW【JST・京大機械翻訳】
A -38 to 57dB 26.6MHz 1.96mW with 73.22dB SNDR variable gain amplifier in 0.18μm CMOS
著者 (3件):
Mahdavi Sina
(Department of Microelectronics Engineering Urmia Graduate Institute Urmia, Iran)
,
Moradkhani Baran
(Department of Microelectronics Engineering Urmia Graduate Institute Urmia, Iran)
,
Noruzpur Faeze
(Department of Microelectronics Engineering Urmia Graduate Institute Urmia, Iran)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2017
号:
ICPCSI
ページ:
172-177
発行年:
2017年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)