文献
J-GLOBAL ID:201802285681426768
整理番号:18A0856137
130nm CMOSにおける2タップ低オーバーヘッド埋め込みDFEによる5ビット1.8GS/s ADCベース受信機【JST・京大機械翻訳】
A 5-bit 1.8 GS/s ADC-based receiver with two-tap low-overhead embedded DFE in 130-nm CMOS
著者 (3件):
Mahmoudi Azad
(Department of Electrical and Computer Engineering, Science and Research Branch, Islamic Azad University, Tehran, Iran)
,
Torkzadeh Pooya
(Department of Electrical and Computer Engineering, Science and Research Branch, Islamic Azad University, Tehran, Iran)
,
Dousti Massoud
(Department of Electrical and Computer Engineering, Science and Research Branch, Islamic Azad University, Tehran, Iran)
資料名:
AEUe
(AEUe)
巻:
89
ページ:
6-14
発行年:
2018年
JST資料番号:
A0447A
ISSN:
1434-8411
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
ドイツ (DEU)
言語:
英語 (EN)