文献
J-GLOBAL ID:201802286133209716
整理番号:18A0519420
41dB SNDRを有する1.2V,0.4mW CTデルタシグマ変調器のための低電圧低電力ダイナミックラッチコンパレータの設計【Powered by NICT】
Design of a low-voltage low power dynamic latch comparator for a 1.2-V 0.4-mW CT delta sigma modulator with 41-dBm SNDR
著者 (2件):
Pradhan Tuhinansu
(VLSI Design & Embedded system, KIIT University, Bhubaneswar, India)
,
Bakshi Amit
(VLSI Design & Embedded system, KIIT University, Bhubaneswar, India)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2017
号:
ICOEI
ページ:
815-820
発行年:
2017年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)