文献
J-GLOBAL ID:201802296150290308
整理番号:18A2040616
LUTに基づく自己比較構造と適応カウンタ時間周期調整によるFPGAベースのRO PUF【JST・京大機械翻訳】
A FPGA-based RO PUF with LUT-Based Self-Compare Structure and Adaptive Counter Time Period Tuning
著者 (3件):
Gan Jiayan
(University of Electronic Science and Technology of China, Chengdu, Sichuan 611731,China)
,
Zhou Jun
(University of Electronic Science and Technology of China, Chengdu, Sichuan, 611731,China)
,
Wang Ning
(University of Electronic Science and Technology of China, Chengdu, Sichuan, 611731,China)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2018
号:
ISCAS
ページ:
1-5
発行年:
2018年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)