文献
J-GLOBAL ID:201902271417322864
整理番号:19A2699687
von Neumannボトルネックを緩和するための単一ステージRISC-Vプロセッサ【JST・京大機械翻訳】
A Single-Stage RISC-V Processor to Mitigate the Von Neumann Bottleneck
著者 (8件):
Kanamoto Toshiki
(Hirosaki University, Aomori, Japan)
,
Fukushima Masami
(Uno Laboratories, Ltd.)
,
Kitagishi Koichi
(Uno Laboratories, Ltd.)
,
Nakayama Seijin
(Uno Laboratories, Ltd.)
,
Ishihara Hideki
(AQUAXIS TECHNOLOGY)
,
Kasai Koki
(Hirosaki University, Aomori, Japan)
,
Kurokawa Atsushi
(Hirosaki University, Aomori, Japan)
,
Imai Masashi
(Hirosaki University, Aomori, Japan)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2019
号:
MWSCAS
ページ:
1085-1088
発行年:
2019年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)