文献
J-GLOBAL ID:201902272314379506
整理番号:19A0036843
TSMC65nmプロセスに基づく低雑音クロック発生器の設計【JST・京大機械翻訳】
Design of a Low Noise Clock Generator Based on TSMC65nm Process
著者 (5件):
Xin Ke-wei
(Air Force Engineering University, Xian, 710038, China)
,
Lv Fang-xu
(Air Force Engineering University, Xian, 710038, China)
,
Wang Jian-ye
(Air Force Engineering University, Xian, 710038, China)
,
Bao Lei
(Air Force Engineering University, Xian, 710038, China)
,
Cui Meng-yang
(Air Force Engineering University, Xian, 710038, China)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2018
号:
ICSICT
ページ:
1-3
発行年:
2018年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)