文献
J-GLOBAL ID:202002249997686997
整理番号:20A0854111
実行時推定と補償をサポートする時間-ディジタル変換器の新しいFPGA実装【JST・京大機械翻訳】
A Novel FPGA Implementation of a Time-to-Digital Converter Supporting Run-Time Estimation and Compensation
著者 (3件):
Dinh Van Luan
(Seoul National University, Seoul, Korea)
,
Nguyen Xuan Truong
(Seoul National University, Seoul, Korea)
,
Lee Hyuk-Jae
(Seoul National University, Seoul, Korea)
資料名:
ACM Transactions on Reconfigurable Technology and Systems
(ACM Transactions on Reconfigurable Technology and Systems)
巻:
12
号:
2
ページ:
1-21
発行年:
2019年
JST資料番号:
W5705A
ISSN:
1936-7406
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)