文献
J-GLOBAL ID:202002260060453970
整理番号:20A0819294
雑音抑制と地震事象検出のためのFPGAベースのハードウェア設計【JST・京大機械翻訳】
FPGA Based Hardware Design for Noise Suppression and Seismic Event Detection
著者 (4件):
Basu Samik
(Institute of Radio Physics and Electronics, University of Calcutta, India)
,
Pandit Soumya
(Institute of Radio Physics and Electronics, University of Calcutta, India)
,
Chakrabarti Amlan
(A.K Choudhury School of Information Technology, University of Calcutta, India)
,
Barman Mandal Soma
(Institute of Radio Physics and Electronics, University of Calcutta, India)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2019
号:
iSES
ページ:
382-385
発行年:
2019年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)