文献
J-GLOBAL ID:202002276042285581
整理番号:20A1813448
5nm CMOSにおける位相誤り訂正による4~18GHz能動多相フィルタ直交クロック発生器【JST・京大機械翻訳】
A 4-to-18GHz Active Poly Phase Filter Quadrature Clock Generator with Phase Error Correction in 5nm CMOS
著者 (9件):
Chen Wei-Chih
(Hsieh TSMC, Hsinchu, Taiwan)
,
Wen Chin-Hua
(Hsieh TSMC, Hsinchu, Taiwan)
,
Fu Chin-Ming
(Hsieh TSMC, Hsinchu, Taiwan)
,
Tsai Tsung-Hsien
(Hsieh TSMC, Hsinchu, Taiwan)
,
Chen Yu-Chi
(Hsieh TSMC, Hsinchu, Taiwan)
,
Huang Wen-Hung
(Hsieh TSMC, Hsinchu, Taiwan)
,
Tsai Chien-Chun
(Hsieh TSMC, Hsinchu, Taiwan)
,
Loke Alvin L. S.
(Hsieh TSMC, Hsinchu, Taiwan)
,
Kenny C. H.
(Hsieh TSMC, Hsinchu, Taiwan)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2020
号:
VLSI Circuits
ページ:
1-2
発行年:
2020年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)