文献
J-GLOBAL ID:202002276659064787
整理番号:20A0493606
画像特徴点のマッチングのためのRANSACアルゴリズムのFPGAに基づくハードウェア加速器【JST・京大機械翻訳】
An FPGA-based Hardware Accelerator of RANSAC Algorithm for Matching of Images Feature Points
著者 (3件):
Zhao Ziwei
(School of Electronics and Information Engineering, Harbin Institute of Technology,Shenzhen,China)
,
Wang Fei
(School of Electronics and Information Engineering, Harbin Institute of Technology,Shenzhen,China)
,
Ni Qi
(School of Electronics and Information Engineering, Harbin Institute of Technology,Shenzhen,China)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2019
号:
ASICON
ページ:
1-4
発行年:
2019年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)