文献
J-GLOBAL ID:202002277941952906
整理番号:20A0267067
ハイブリッド時間/電圧位相を用いたDTC支援全ディジタル位相同期ループ【JST・京大機械翻訳】
DTC-Assisted All-Digital Phase-Locked Loop Exploiting Hybrid Time/Voltage Phase Digitization
著者 (5件):
Govindaraj Vivek
(University College Dublin,Dublin 4,Ireland)
,
Du Jianglin
(University College Dublin,Dublin 4,Ireland)
,
Hu Yizhe
(University College Dublin,Dublin 4,Ireland)
,
Siriburanon Teerachot
(University College Dublin,Dublin 4,Ireland)
,
Staszewski Robert Bogdan
(University College Dublin,Dublin 4,Ireland)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2019
号:
APCCAS
ページ:
81-84
発行年:
2019年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)