文献
J-GLOBAL ID:202002290175613244
整理番号:20A0954686
2タップ時間ベース判定帰還等化器とその場チャネル損失モニタを特徴とする高速メモリインタフェイス用の22.4A 32Gb/sディジタル集約シングルエンドPAM-4トランシーバ【JST・京大機械翻訳】
22.4 A 32Gb/s Digital-Intensive Single-Ended PAM-4 Transceiver for High-Speed Memory Interfaces Featuring a 2-Tap Time-Based Decision Feedback Equalizer and an In-Situ Channel-Loss Monitor
著者 (2件):
Chiu Po-Wei
(University of Minnesota,Minneapolis,MN)
,
Kim Chris
(University of Minnesota,Minneapolis,MN)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2020
号:
ISSCC
ページ:
336-338
発行年:
2020年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)