文献
J-GLOBAL ID:202102234768382412
整理番号:21A0153734
Mantissaビットセグメンテーションに基づく精度設定可能な低電力近似浮動小数点乗算器【JST・京大機械翻訳】
Accuracy-Configurable Low-Power Approximate Floating-Point Multiplier Based on Mantissa Bit Segmentation
著者 (3件):
Li Jie
(Waseda University,Graduate School of Information, Production and Systems,Fukuoka,Japan)
,
Guo Yi
(Waseda University,Graduate School of Information, Production and Systems,Fukuoka,Japan)
,
Kimura Shinji
(Waseda University,Graduate School of Information, Production and Systems,Fukuoka,Japan)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2020
号:
TENCON
ページ:
1311-1316
発行年:
2020年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)