文献
J-GLOBAL ID:202202222160226439
整理番号:22A1101566
FPGAでベンチマークされた軽量認証暗号ASCONにおける誤り検出のためのハードウェア構築【JST・京大機械翻訳】
Hardware Constructions for Error Detection in Lightweight Authenticated Cipher ASCON Benchmarked on FPGA
著者 (3件):
Kaur Jasmin
(Department of Computer Science and Engineering, University of South Florida, Tampa, FL, USA)
,
Mozaffari Kermani Mehran
(Department of Computer Science and Engineering, University of South Florida, Tampa, FL, USA)
,
Azarderakhsh Reza
(Department of Computer and Electrical Engineering, Florida Atlantic University, Boca Raton, FL, USA)
資料名:
IEEE Transactions on Circuits and Systems 2: Express Briefs
(IEEE Transactions on Circuits and Systems 2: Express Briefs)
巻:
69
号:
4
ページ:
2276-2280
発行年:
2022年
JST資料番号:
W0347A
ISSN:
1549-7747
CODEN:
ITCSFK
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)