文献
J-GLOBAL ID:202202254113479604
整理番号:22A0397959
シングルエンド差動シングルエンド電圧制御遅延線による低位相誤差小面積4相DLL【JST・京大機械翻訳】
Low-Phase-Error Small-Area 4-Phase DLL With a Single-Ended-Differential-Single-Ended Voltage-Controlled Delay Line
著者 (3件):
Tong Xingyuan
(School of Electronic Engineering, Xi’an University of Posts and Telecommunications, Xi’an, China)
,
Wu Jinwu
(School of Electronic Engineering, Xi’an University of Posts and Telecommunications, Xi’an, China)
,
Chen Dong
(School of Electronic Engineering, Xi’an University of Posts and Telecommunications, Xi’an, China)
資料名:
IEEE Transactions on Circuits and Systems 2: Express Briefs
(IEEE Transactions on Circuits and Systems 2: Express Briefs)
巻:
69
号:
1
ページ:
25-29
発行年:
2022年
JST資料番号:
W0347A
ISSN:
1549-7747
CODEN:
ITCSFK
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)