文献
J-GLOBAL ID:202202255023954260
整理番号:22A0398080
MPU-Sim:In-DRAMニアバンク処理アーキテクチャのためのシミュレータ【JST・京大機械翻訳】
MPU-Sim: A Simulator for In-DRAM Near-Bank Processing Architectures
著者 (5件):
Xie Xinfeng
(University of California, Santa Barbara, CA, USA)
,
Gu Peng
(University of California, Santa Barbara, CA, USA)
,
Huang Jiayi
(University of California, Santa Barbara, CA, USA)
,
Ding Yufei
(University of California, Santa Barbara, CA, USA)
,
Xie Yuan
(University of California, Santa Barbara, CA, USA)
資料名:
IEEE Computer Architecture Letters
(IEEE Computer Architecture Letters)
巻:
21
号:
1
ページ:
1-4
発行年:
2022年
JST資料番号:
W1860A
ISSN:
1556-6056
CODEN:
ICALC3
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)