文献
J-GLOBAL ID:202202286211698694
整理番号:22A0979848
低電力集積回路に基づくフィードスルー信号線の物理的設計と最適化手法【JST・京大機械翻訳】
Physical Design and optimization method of a feedthrough signal line based on low-power integrated circuit
著者 (7件):
Wu Chao
(Beijing Smartchip Microelectronics Technology Co., Ltd.,Beijing,China,100192)
,
Li Dejian
(Beijing Smartchip Microelectronics Technology Co., Ltd.,Beijing,China,100192)
,
Zhang Hui
(Beijing Smartchip Microelectronics Technology Co., Ltd.,Beijing,China,100192)
,
Dong Changzheng
(Beijing Smartchip Microelectronics Technology Co., Ltd.,Beijing,China,100192)
,
Gan Jie
(Beijing Smartchip Microelectronics Technology Co., Ltd.,Beijing,China,100192)
,
Feng Xi
(Beijing Smartchip Microelectronics Technology Co., Ltd.,Beijing,China,100192)
,
Li Xiaoning
(Beijing Smartchip Microelectronics Technology Co., Ltd.,Beijing,China,100192)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2022
号:
ITOEC
ページ:
1343-1346
発行年:
2022年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)