文献
J-GLOBAL ID:200902162121553297   整理番号:95A0464953

0.25μm CMOS 0.9V 100MHz DSPコア

A 0.25.MU.m CMOS 0.9V 100MHz DSP Core.
著者 (9件):
資料名:
巻: 95  号: 22(FTS95 1-10)  ページ: 1-7  発行年: 1995年04月27日 
JST資料番号: S0532B  ISSN: 0913-5685  資料種別: 会議録 (C)
発行国: 日本 (JPN)  言語: 日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
2mW 16b積和演算器,1,5mW 8kb SRAMなどよ...
   このテーマを更に深掘りする(JDreamⅢへ)  {{ this.onShowAbsJLink("http://jdream3.com/lp/jglobal/index.html?docNo=95A0464953&from=J-GLOBAL&jstjournalNo=S0532B") }}
引用文献 (5件):
  • 日経マイクロデバイス編. 低電力LSIの技術白書. 1994
  • CHANDRAKASAN, A. P. 1994 ISSCC Digest of Technical Papers. 1994
  • CHANDRAKASAN, A. P. IEEE Journal of Solid-State Circuits. 1992, 27, 4, 472-484
  • 菅野卓雄監修編. CMOS超LSIの設計. 1989
  • MUTOH, S. IEEE ASIC Conf., Sep. 1993. 1993, 186-189
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る