研究者
J-GLOBAL ID:200901072554141519   更新日: 2024年11月20日

史 又華

シ ヨウカ | Shi Youhua
所属機関・部署:
職名: 教授
ホームページURL (1件): http://www.eps.sci.waseda.ac.jp/teachers_popup/shi.html
研究分野 (3件): 情報セキュリティ ,  電子デバイス、電子機器 ,  計算機システム
研究キーワード (1件): 高信頼性設計、暗号技術、画像処理、情報センシング
競争的資金等の研究課題 (5件):
  • 2018 - 2021 高効率な自立電源エネルギーハーベスティング回路の研究開発
  • 2011 - 2013 超低消費電力設計における遅延テスト設計技術に関する研究
  • 2009 - 2011 暗号処理向け組み込みLSIとそのテスト設計環境の構築
  • 2007 - 2009 フォールパス自動検出および過剰テスト緩和の合成システムに関する研究
  • タイミングエラー予測によるばらつき耐性を有するLSI設計技術に関する研究
論文 (86件):
  • Chao Guo, Masao Yanagisawa, Youhua Shi. DSE-based Hardware Trojan Attack for Neural Network Accelerators on FPGAs. IEEE Transactions on Neural Networks and Learning Systems. 2024
  • Yirui Su, Masao Yanagisawa, Youhua Shi. A Dual-Output Rectifier-Based Self-Powered Interface Circuit for Triboelectric Nanogenerators. IEEE Transactions on Power Electronics. 2024
  • Jiaxiang Li, Masao Yanagisawa, Youhua Shi. An Efficient Multiplier-Less Processing Element on Power-of-2 Dictionary-Based Data Quantization. Integrated Circuits and Systems. 2024
  • J. Li, M. Yanagisawa, Y. Shi. An Area-Power-Efficient Multiplier-less Processing Element Design for CNN Accelerators. IEEE 15th International Conference on ASIC (ASICON). 2023
  • Y. Su, M. Yanagisawa, Y. Shi. Strategy for Improving Cycle of Maximized Energy Output of Triboelectric Nanogenerators. IEEE International Conference on IC Design and Technology (ICICDT). 2023
もっと見る
MISC (106件):
  • Energy-efficient and Real-time FPGA-based YOLOv6 accelerator for Object Detection. 情報処理学会 DAシンポジウム. 2023. 129-134
  • Optimizing Hardware-Friendly Object Detection Network for Edge Devices. 情報処理学会 DAシンポジウム. 2023. 124-128
  • 孟悦捷, 柳澤政生, 史又華. エッジデバイス搭載可能なAttention Moduleを用いた動的手話認識システム. 人工知能学会 第37回全国大会. 2023
  • 小野尚紀, 史又華. Attention Mask によるディープフェイク動画像の検出. 人工知能学会 第37回全国大会. 2023
  • 新崎正人, 柳澤政生, 史又華. TFNNを用いた音声感情認識システムに関する考察. 人工知能学会, 第121回 人工知能基本問題研究会. 2022
もっと見る
特許 (2件):
講演・口頭発表等 (59件):
  • CNNに対する概算加算器の適用と評価
    (回路とシステムワークショップ論文集 Workshop on Circuits and Systems 2018)
  • リーク削減による低消費電力SRAMの設計
    (回路とシステムワークショップ論文集 Workshop on Circuits and Systems 2018)
  • 低周波圧電エネルギーハーベスティングにおけるMOSs SP-SSHI手法
    (回路とシステムワークショップ論文集 Workshop on Circuits and Systems 2018)
  • Soft error tolerant latch designs with low power consumption (invited paper)
    (Proceedings of International Conference on ASIC 2018)
  • A low cost and high speed CSD-based symmetric transpose block FIR implementation
    (Proceedings of International Conference on ASIC 2018)
もっと見る
学歴 (1件):
  • - 2005 早稲田大学 工学研究科 電子・情報通信学
学位 (1件):
  • 博士(工学) (早稲田大学)
受賞 (2件):
  • 2020/11 - APCCAS Best Student Paper Award
  • 2012/11 - IEEK Best Paper Award
所属学会 (5件):
電子情報通信学会 ,  情報処理学会 ,  IEEE ,  応用物理学会 ,  人工知能学会
※ J-GLOBALの研究者情報は、researchmapの登録情報に基づき表示しています。 登録・更新については、こちらをご覧ください。

前のページに戻る