研究者
J-GLOBAL ID:201901004888366785   更新日: 2024年05月10日

増田 豊

マスダ ユタカ | Masuda Yutaka
所属機関・部署:
職名: 准教授
研究分野 (1件): 計算機システム
研究キーワード (3件): 集積回路の製造後テスト ,  集積回路の高信頼設計 ,  集積回路の低電力設計
競争的資金等の研究課題 (9件):
  • 2024 - 2029 光演算回路に基づく広帯域かつ超省エネルギー情報処理基盤の創出
  • 2024 - 2027 複製型ファジングで切り拓く近似コンピューティング回路の品質検証基盤
  • 2020 - 2024 ファジングを用いた近似コンピューティング回路のテスト技術
  • 2020 - 2023 光と電子が密に融合する集積回路のアーキテクチャと設計技術
  • 2020 - 2023 近似コンピューティング回路の遅延特性と計算重要度を融合した新CAD技術の開発
全件表示
論文 (62件):
  • 本多 佑成, 増田 豊, 石原 亨. 計算品質を考慮した適者生存戦略に基づき近似計算の品質検証を高速化するファジングテスト手法. 第248回ARC・第205回SLDM・第65回EMB合同研究発表会(ETNET2024). 2024
  • C. Wang, Y. Masuda, T. Ishihara. An optoelectronic pipelined convolutional-RNN architecture for energy-efficient AI accelerator. Proc. 25th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI). 2024
  • T. -F. Chen, Y. Masuda, T. Ishihara. A Design Strategy for Processing-in-Memory Accelerators Using Cell-based DRAM. Proc. 25th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI). 2024
  • J. Lu, Y. Masuda, T. Ishihara. Identification of redundant flip-flops using fault injection for low-power approximate computing circuits. IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. 2024
  • T. Komori, Y. Masuda, T. Ishihara. Virtualizing DVFS for Energy Minimization of Embedded Dual-OS Platform. IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. 2024
もっと見る
MISC (22件):
  • T. -F. Chen, T. Komori, Y. Masuda, T. Ishihara. Dual-OS-based DVFS on a RISC-V Hardware Platform for Energy Efficient Real time Computing. Workshop 07 - Enabling rapid and sustainable RISC-V based research using open source HW and SW of DATE2024. 2024
  • T. -F. Chen, Y. Masuda, T. Ishihara. Processing-in-Memory Accelerator Design with a Fully Synthesizable Cell-based DRAM. University Fair of DATE2024. 2024
  • T. Komori, Y. Masuda, T. Ishihara. DVFS Virtualization for Energy Minimization of Mixed-Criticality Dual-OS Platforms. Work-in-Progress (WIP) sessions at Design Automation Conference (DAC). 2022. 128-137
  • Lingxiao Hou, Yutaka Masuda, Tohru Ishihara. An Accuracy Reconfigurable Vector Accelerator based on Approximate Logarithmic Multipliers. 電子情報通信学会 VLSI 設計技術研究会. 2022. 568-573
  • 増田豊. 博士後期課程修了後、アカデミックポジションに就職するキャリアについて. IEEE Kansai YP 第3 回博士課程のキャリアについて語る会. 2021
もっと見る
講演・口頭発表等 (1件):
  • 集積回路の潜在能力を100%引き出す設計技術
    (情報処理学会 第83回全国大会 IPSJ-ONE2021 2021)
学歴 (4件):
  • 2016 - 2019 大阪大学 大学院情報科学研究科 (博士後期課程)
  • 2014 - 2016 大阪大学 大学院情報科学研究科 (博士前期課程)
  • 2010 - 2014 大阪大学 工学部 電子情報工学科
  • 2007 - 2010 大阪教育大学附属高校池田校舎
学位 (1件):
  • 情報科学 (大阪大学)
経歴 (4件):
  • 2022/12 - 現在 名古屋大学 大学院情報学研究科 准教授
  • 2020/11 - 2024/03 科学技術振興機構 (JST) さきがけ研究者(兼任)
  • 2019/04 - 2022/11 名古屋大学 組込みシステム研究センター 助教
  • 2018/04 - 2019/03 日本学術振興会 特別研究員(DC2)
委員歴 (15件):
  • 2022/06 - 2028/05 電子情報通信学会 回路とシステム研究会 専門委員
  • 2024/04 - 2026/05 情報処理学会東海支部 幹事
  • 2021/11 - 2025/10 回路とシステムワークショップ C分科会実行委員
  • 2021/09 - 2025/01 Asia and South Pacific Design Automation Conference Web Publicity Co-chair (ASP-DAC2023, ASP-DAC2025)
  • 2020/10 - 2024/03 Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI) TPC (SASIMI2021, SASIMI2022, SASIMI2024)
全件表示
受賞 (16件):
  • 2021/09 - 情報処理学会 SLDM研究会 優秀発表賞
  • 2021/06 - 情報処理学会 CS領域奨励賞
  • 2021/03 - Workshop on Synthesis And System Integration of Mixed Information Technologies (SASIMI) Outstanding Paper Award
  • 2020/08 - システムと信号処理サブソサエティ貢献賞
  • 2020/03 - 大阪大学大学院情報科学研究科 嵩賞
全件表示
※ J-GLOBALの研究者情報は、researchmapの登録情報に基づき表示しています。 登録・更新については、こちらをご覧ください。

前のページに戻る