研究者
J-GLOBAL ID:200901017532130148
更新日: 2016年05月17日
秋濃 俊郎
アキノ トシロウ | Akino Toshiro
この研究者にコンタクトする
直接研究者へメールで問い合わせることができます。
所属機関・部署:
近畿大学 生物理工学部 電子システム情報工学科 VLSI設計研究室
近畿大学 生物理工学部 電子システム情報工学科 VLSI設計研究室 について
「近畿大学 生物理工学部 電子システム情報工学科 VLSI設計研究室」ですべてを検索
機関情報を見る
職名:
教授
ホームページURL (2件):
http://www.info.waka.kindai.ac.jp
,
http://www.info.waka.kindai.ac.jp/~akino/
研究分野 (1件):
電子デバイス、電子機器
研究キーワード (2件):
超大規模集積回路設計工学
, VLSI Design Engineering
競争的資金等の研究課題 (6件):
靜的基板バイアス印加ドミノCMOS回路に基づく低消費電力設計
超大規模集積回路の性能最適化を目指した物理的合成の研究
CMOS回路の遅延と消費電力の解析的推定モデルの研究
Low Power Design Based on Statically Substrate-Baised Domino CMOS Circuits
Performance Driven Physical Synthesis for VLSI Circuits
Analytic Estiomation Model of Delay and Power Dissipation for CMOS Circuits
全件表示
MISC (12件):
WSSA : 高性能シミュレーティド・アニーリングとトランジスタ配置へのその応用. 電子情報通信学会英文論文誌-基礎・境界. 2000. E83-A. 12. 2584
WSSA : A High Performance Simulated Annealing and Its Application to Transistor Placement. IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. 2000. E83-A. 12. 2584
リーフ・セルのレイアウト抽象化とプロセス技術に合せた再最適化. 電子情報通信学会英文論文誌-基礎・境界. 1998. E81-A. 12. 2492
Layout Abstraction and Technology Retargeting for Leaf Cells. IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. 1998. E81-A. 12. 2492
セル合成のための2次元トランジスタ配置アルゴリズムとスタンダード・セルへの応用. 電子情報通信学会英文論文誌-基礎・境界. 1997. E80-A. 10. 1883
もっと見る
学歴 (2件):
- 1971 大阪大学 基礎工学研究科 物理系
- 1971 大阪大学
学位 (1件):
工学博士 (大阪大学)
経歴 (6件):
1988 - 1997 松下電器産業(株)
1988 - 1997 Matsushita Electric Industrial Co. Ltd.
1997 - - 近畿大学 教授
1997 - - Kinki University, Professor
1971 - 1988 松下電子工業
1971 - 1988 Matsushita Electronics Corp.
全件表示
委員歴 (1件):
1993 - 電子情報通信学会 VLSI設計技術専門委員会委員長
所属学会 (2件):
情報処理学会
, 電子情報通信学会
※ J-GLOBALの研究者情報は、
researchmap
の登録情報に基づき表示しています。 登録・更新については、
こちら
をご覧ください。
前のページに戻る
TOP
BOTTOM