文献
J-GLOBAL ID:200902157984894510   整理番号:95A0366672

ミックスシミュレータを用いたアナログ/デジタル混載LSIのトップダウン設計手法

TopDown Design Method with A/Dmix Simulator.
著者 (6件):
資料名:
巻: 94  号: 531(VLD94 109-136)  ページ: 153-160  発行年: 1995年03月09日 
JST資料番号: S0532B  ISSN: 0913-5685  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: 日本 (JPN)  言語: 日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
アナログ/デジタル混載LSIのトップダウン設計手法を提案し,...
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
,...
準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
,...
   続きはJDreamIII(有料)にて  {{ this.onShowAbsJLink("http://jdream3.com/lp/jglobal/index.html?docNo=95A0366672&from=J-GLOBAL&jstjournalNo=S0532B") }}
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 
引用文献 (10件):
もっと見る

前のページに戻る