特許
J-GLOBAL ID:200903000015009794
半導体集積回路装置
発明者:
,
,
,
出願人/特許権者:
代理人 (1件):
平戸 哲夫
公報種別:公開公報
出願番号(国際出願番号):特願平9-020537
公開番号(公開出願番号):特開平10-224201
出願日: 1997年02月03日
公開日(公表日): 1998年08月21日
要約:
【要約】【課題】入力保護回路を有する半導体集積回路装置に関し、入力モード時、伝送信号の反射を防止し、信号伝送の高速化を図ると共に、チップサイズの増大化を招くことなく、プリント基板上の終端抵抗を不要とし、プリント基板の小型化を図る。【解決手段】電源が投入されている場合、入力保護回路3を構成するnMOSトランジスタ10-1〜10-nをオン状態とし、これらnMOSトランジスタ10-1〜10-nを外部端子1と接地線との間に接続された、抵抗値をオン抵抗値とする終端抵抗として機能させる。
請求項(抜粋):
ドレインを外部端子に接続し、ソースを接地線に接続し、ゲートを正の電源電圧を供給する電源線に接続しているnチャネル絶縁ゲート形電界効果トランジスタを有する入力保護回路を備えていることを特徴とする半導体集積回路装置。
IPC (7件):
H03K 19/0175
, H01L 27/04
, H01L 21/822
, H01L 21/8234
, H01L 27/088
, H01L 29/78
, H03K 19/003
FI (5件):
H03K 19/00 101 Q
, H03K 19/003 E
, H01L 27/04 D
, H01L 27/08 102 F
, H01L 29/78 301 K
前のページに戻る