特許
J-GLOBAL ID:200903000215112271

データ処理装置

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-206484
公開番号(公開出願番号):特開2002-024088
出願日: 2000年07月07日
公開日(公表日): 2002年01月25日
要約:
【要約】【課題】 キャッシュメモリのヒット率を向上させ処理速度を向上する。【解決手段】 CPU1内部にアクセスの優先度を示すレジスタ7と、キャッシュのデータ毎にデータの保持優先度を示すメモリ2を持ち、CPU1からのアクセスがミスヒットした場合に、アクセス優先度と該当データの保持優先度を比較し、データの保持優先度の方が高い場合はキャッシュの更新を行わないことで、頻繁にアクセスされる確率の高いキャッシュのデータを保護することで、キャッシュのヒット率を上げ処理速度を向上させる。
請求項(抜粋):
中央処理装置と、主記憶部と、前記中央処理装置と前記主記憶部との間に介在するキャッシュメモリ装置により構成されるデータ処理装置であって、アクセスの優先度を示す記憶手段と、キャッシュしてあるデータの保持優先度を示す記憶手段とを備え、前記アクセスの優先度と、前記キャッシュしてあるデータの保持優先度を比較し、キャッシュ内容の更新を制御することを特徴としたデータ処理装置。
IPC (3件):
G06F 12/12 501 ,  G06F 12/12 551 ,  G06F 12/08 507
FI (3件):
G06F 12/12 501 ,  G06F 12/12 551 ,  G06F 12/08 507 Z
Fターム (4件):
5B005JJ13 ,  5B005KK12 ,  5B005MM01 ,  5B005QQ04

前のページに戻る