特許
J-GLOBAL ID:200903000217954768
単位回路、電子回路、電子装置、電気光学装置、駆動方法および電子機器
発明者:
出願人/特許権者:
代理人 (3件):
上柳 雅誉
, 藤綱 英吉
, 須澤 修
公報種別:公開公報
出願番号(国際出願番号):特願2002-223165
公開番号(公開出願番号):特開2004-054188
出願日: 2002年07月31日
公開日(公表日): 2004年02月19日
要約:
【課題】駆動トランジスタTr1のバラツキを補償する。【解決手段】電流型の被駆動素子Lと、これに供給する電流量を制御する駆動トランジスタTr1と、そのゲートに接続された容量素子Cと、駆動トランジスタTr1のゲートに接続されたスイッチングトランジスタTr3と、スイッチングトランジスタTr3のゲートに接続された走査線Sと、スイッチングトランジスタTr3のソースもしくはドレインと接続されたデータ線Dと、スイッチングトランジスタTr3を介して信号線と接続される電源線Vとを備える画素回路において、電源線VとスイッチングトランジスタTr3との間にダイオード接続された補償トランジスタTr4を介在させる。【選択図】 図2
請求項(抜粋):
被駆動素子と、
前記被駆動素子への電流量を制御する駆動トランジスタと、
前記駆動トランジスタのゲートに接続された容量素子と、
前記ゲートに直接接続され、ダイオード接続された補償トランジスタとを含み、
前記補償トランジスタを通過する、データ信号として供給されるデータ電流に応じて前記駆動トランジスタの導通状態が設定される
ことを特徴とする単位回路。
IPC (6件):
G09G3/30
, G09F9/30
, G09G3/20
, H01L29/786
, H03K17/695
, H05B33/14
FI (10件):
G09G3/30 J
, G09F9/30 338
, G09F9/30 365Z
, G09G3/20 611H
, G09G3/20 624B
, G09G3/20 641D
, G09G3/20 642A
, H05B33/14 A
, H01L29/78 614
, H03K17/687 B
Fターム (69件):
3K007AB02
, 3K007AB04
, 3K007AB17
, 3K007AB18
, 3K007BA06
, 3K007BB07
, 3K007DB03
, 3K007GA02
, 3K007GA04
, 5C080AA06
, 5C080BB05
, 5C080DD05
, 5C080DD28
, 5C080EE28
, 5C080FF11
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
, 5C080JJ06
, 5C094AA04
, 5C094AA07
, 5C094AA08
, 5C094AA10
, 5C094AA43
, 5C094AA44
, 5C094BA03
, 5C094BA12
, 5C094BA27
, 5C094CA19
, 5C094CA24
, 5C094CA25
, 5C094DA13
, 5C094DB01
, 5C094DB04
, 5C094EA04
, 5C094FB01
, 5C094FB12
, 5C094FB14
, 5C094FB15
, 5C094FB20
, 5F110AA07
, 5F110AA30
, 5F110BB02
, 5F110BB05
, 5F110CC02
, 5F110DD02
, 5F110GG02
, 5F110GG13
, 5F110GG45
, 5F110GG47
, 5F110NN03
, 5F110NN71
, 5F110NN72
, 5F110PP01
, 5F110PP03
, 5F110QQ11
, 5J055AX48
, 5J055BX09
, 5J055BX16
, 5J055CX29
, 5J055DX13
, 5J055EY12
, 5J055EY21
, 5J055EZ04
, 5J055GX01
, 5J055GX04
, 5J055GX07
, 5J055GX08
, 5J055GX09
前のページに戻る