特許
J-GLOBAL ID:200903000664416609

固体撮像装置とその駆動制御方法

発明者:
出願人/特許権者:
代理人 (1件): 船橋 國則
公報種別:公開公報
出願番号(国際出願番号):特願2003-113840
公開番号(公開出願番号):特開2004-320592
出願日: 2003年04月18日
公開日(公表日): 2004年11月11日
要約:
【課題】受光素子と3つのトランジスタで単位画素が構成されたCMOSセンサにおいて、飽和シェーディング現象やダイナミックレンジ減少を防止する。【解決手段】全画素共通のドレイン線57の電圧をオフ状態にする際の遷移時間(立下り時間)を、リセット配線や転送配線の各オフ時の遷移時間の何れに対しても、長くする。このため、DRN駆動バッファ140を構成するトランジスタのW/L比の適正化を図る、また制御抵抗146や電流源をGNDとの間に挿入して、駆動時の動作電流の適正化を図る。これにより、飽和シェーディング量を小さくする。リセットトランジスタをディプレション型にすることで、フローティングディフュージョンへのリーク電流を抑制し、ダイナミックレンジを広げる。【選択図】 図11
請求項(抜粋):
受光した光に対応する信号電荷を生成する電荷生成部と、 前記電荷生成部により生成された電荷を蓄積する電荷蓄積部と、 前記電荷生成部と前記電荷蓄積部との間に配設され前記電荷生成部により生成された前記信号電荷を前記電荷蓄積部に転送する転送ゲート部と、 前記電荷蓄積部に蓄積されている前記信号電荷に応じた画素信号を生成する画素信号生成部と、 前記電荷蓄積部における前記信号電荷をリセットするリセット部と を、単位画素の構成要素として含み、 他の単位画素とともに共通に接続された、前記転送ゲート部に接続されてなる転送配線と、 前記転送配線を駆動する転送駆動バッファと、 他の単位画素とともに共通に接続された、前記リセット部に接続されてなるリセット配線と、 前記リセット配線を駆動するリセット駆動バッファと、 他の単位画素とともに共通に接続された、前記リセット部および前記画素信号生成部に接続されてなるドレイン配線と、 前記ドレイン配線を駆動するドレイン駆動バッファと、 前記画素信号生成部により生成された前記画素信号を受け取る、他の単位画素とともに共通に接続された信号線と が設けられており、 前記画素信号生成部により生成された前記画素信号を前記信号線に出力するための画素選択動作が、前記電荷蓄積部の電位の制御により行なわれるものであって、 前記ドレイン駆動バッファに駆動パルスが印加された際のドレイン駆動バッファにより駆動される前記ドレイン配線の電圧波形におけるオフ時の遷移時間が、前記リセット駆動バッファにより駆動される前記リセット配線および前記転送駆動バッファにより駆動される前記転送配線の各オフ時の遷移時間の何れに対しても、5倍以上でかつ1万倍以下となるように構成されている ことを特徴とする固体撮像装置。
IPC (2件):
H04N5/335 ,  H01L27/146
FI (2件):
H04N5/335 U ,  H01L27/14 A
Fターム (20件):
4M118AA02 ,  4M118AA06 ,  4M118AB01 ,  4M118BA14 ,  4M118CA02 ,  4M118DB09 ,  4M118DD04 ,  4M118DD09 ,  4M118DD12 ,  4M118FA06 ,  4M118FA33 ,  5C024CX35 ,  5C024CX43 ,  5C024GX01 ,  5C024GX03 ,  5C024GY31 ,  5C024GY41 ,  5C024GZ01 ,  5C024HX02 ,  5C024HX15
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る