特許
J-GLOBAL ID:200903000734096259

複合型半導体回路の保護装置

発明者:
出願人/特許権者:
代理人 (1件): 志賀 富士弥 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-069476
公開番号(公開出願番号):特開平6-283987
出願日: 1993年03月29日
公開日(公表日): 1994年10月07日
要約:
【要約】【目的】 高速動作する回路装置やその他の種々の回路装置に採用しても、保護機能に優れ、高信頼性の複合型半導体回路の自己保護装置を得る。【構成】 主半導体スイッチ素子11と、この主半導体スイッチ素子11にカスコード接続された半導体制御スイッチ素子12を1つのユニットとして、そのユニットを必要個数並列接続した複合回路において、複数の並列ユニット10a〜10nの内の少なくとも1ユニットに自己保護機能を持たせ、この保護機能付スイッチの入力電圧と自己保護機能を持たない他の並列ユニットの少なくとも1つのユニットの制御スイッチの入力電圧とを比較して複合型半導体回路を保護する機能を持たせる。
請求項(抜粋):
主スイッチ素子と、この主スイッチ素子にカスコード接続された補助スイッチ素子とを備えた複合型半導体ユニットを必要個数並列接続した複合型半導体回路において、前記複数個の複合型半導体ユニットの内の少なくとも1ユニットに接続されている補助スイッチ素子を自己保護機能を有する素子とし、この自己保護機能を有する補助スイッチ素子の導通,不導通に合わせて他の補助スイッチ素子の導通,不導通を選択可能になるように構成したことを特徴とする複合型半導体回路の保護装置。

前のページに戻る