特許
J-GLOBAL ID:200903000762516077

ゼロクロス・スイツチング素子

発明者:
出願人/特許権者:
代理人 (1件): 日比谷 征彦
公報種別:公開公報
出願番号(国際出願番号):特願平3-195721
公開番号(公開出願番号):特開平5-021792
出願日: 1991年07月10日
公開日(公表日): 1993年01月29日
要約:
【要約】【目的】 電力スイッチング素子におけるオンからオフへの過渡期間における損失を低減する。【構成】 P型チャンネル層13をN型ソース層14とN型ドレイン層15で挟み、かつ絶縁層16を介してゲート電極17を設けたMOS型FET20aのチャンネル層13とドレイン層15の接合面2の近傍に不純物濃度をステップ状に高くした内層3、4を形成し、チャンネル層13の基板電極18とソース層14の電極を導体で接続している。ゲート20gの電圧を零にしてドレイン20dからソース20sに流れる電流を遮断するとき、チャンネル層13内のキャリアがほぼ消滅するまで、内層3、4が一定量だけ電荷を蓄積し、半導通状態のチャンネルに印加される電圧の上昇をステップ状に遅らせて損失電力を低減する。
請求項(抜粋):
少なくともP、N何れかの領域においてPN接合面近傍の薄い部分の不純物濃度を、略ステップ状に高くし、前記PN接合面を隔てて前記薄い部分に隣接する他方の領域の不純物濃度を高くしたPN接合ダイオードを、MOS型FETのドレイン領域とチャンネル領域の境界を含むPN接合面に設けたことを特徴とするゼロクロス・スイッチング素子。
IPC (3件):
H01L 29/784 ,  H01L 29/86 ,  H03K 17/13
FI (2件):
H01L 29/78 301 X ,  H01L 29/78 321 X
引用特許:
審査官引用 (3件)
  • 特開平1-117363
  • 特開昭63-299279
  • 特開昭50-008487

前のページに戻る